《集成电路设计原理》实验教学大纲
发布人:系统管理员  发布时间:2014-09-19   浏览次数:2

 课程编号:17121048                                大纲执笔人:黄秋萍

课程名称:集成电路设计原理                   大纲审批人:李富华
英文名称:Modern VLSI Design Systems on Silicon
课程学时:72学时                                          实验学时:18学时
实验室名称:微电子实验室
实验课性质:非独立设课
适用专业:微电子学和电子科学与技术
 
一、本课程实验教学目的与要求
通过实验要求学生掌握用Cadence版图编辑工具Virtuoso进行版图设计,学会层次化的设计方法;在版图设计过程中,学会用Dracula的diva验证工具进行设计规则检查和纠错,使设计符合规则要求;学会用Cadence的逻辑图编辑工具设计逻辑图;用Dracula的LVS工具进行版图和逻辑图对照检查和纠错,保证设计正确性。
 
二、主要仪器设备及现有台套数
PC,现有25台; Work Station现有4台;
 
三、实验课程内容和学时分配
序号
实验项目名称
目的要求
学时
分配
实验
类型
每组
人数
必开、选开
1
D型触发器版图设计
学会设计版图
6
设计性实验
1
必开
2
设计规则检查(DRC)
学会DRC检查
3
设计性实验
1
必开
3
D型触发器逻辑图
设计
学会设计逻辑图
3
设计性实验
1
必开
4
逻辑图版图对照检查(LVS)
学会LVS检查
6
设计性实验
1
必开
 
序号1、2、3、4适应微电子学和电子科学与技术专业。
 
四:实验项目的内容和要求
(1)实验项目名称:D型触发器版图设计
实验内容:首先设计出D型触发器的电路图,根据电路图和设计规则画出版图。
实验要求:具有层次化设计概念,版图面积要尽可能小,布局要合理。
(2)实验项目名称:设计规则检查(DRC)
实验内容:对设计过程中的每个基本单元都要进行DRC检查,纠错。
实验要求:保证所有的版图都符合设计规则要求。
(3)实验项目名称:D型触发器逻辑图设计
实验内容:调用模拟库里基本的PMOS,NMOS器件构建反相器、传输门等基本部件,由这些基本部件构建D型触发器逻辑图。
实验要求:逻辑图设计正确。
(4)实验项目名称:逻辑图版图对照检查(LVS)
实验内容:在版图没有DRC错误的情况下,把版图文件写成GDSⅡ标准格式,逻辑图写成网表格式,修改LVS runset文件,运行LVS检查,读入LVS报告文件纠错。
实验要求:保证版图逻辑图完全一致,设计正确。
 
五、考核方式
1、实验报告:
有设计版图,设计逻辑图、验证报告。
2、考核方式
(1)实验课的考核方式:教师验收评定成绩。
(2)实验课考核成绩:根据实验完成情况和实验报告是否完整确定,实验课成绩占课程总成绩的10%。
 
六、实验教材、参考书
1、参考书:
《现代VLSI电路设计》,Wayne Wolf著,科学出版社,2002出版。
设计内容:D型触发器的CMOS电路图和版图,
设计方法:从下往上(Bottom-up)设计方法,
设计工具:版图编辑工具Cadence 的Virtuoso,
电路图编辑工具Cadence 的Composer,
    设计规则检查工具Dracula的diva,
版图和逻辑图对照检查和纠错Dracula的LVS。